Campo DC | Valor | Idioma |
dc.contributor.advisor | Costa, José Camargo da | - |
dc.contributor.author | Pimentel, João Vitor Bernardo | - |
dc.date.accessioned | 2010-04-29T21:18:09Z | - |
dc.date.available | 2010-04-29T21:18:09Z | - |
dc.date.issued | 2010-04-29 | - |
dc.date.submitted | 2009-08-07 | - |
dc.identifier.citation | PIMENTEL, João Vitor Bernardo. Metodologia para descrição de células analógicas como IP. 2009. 160 f. Dissertação (Mestrado em Engenharia Elétrica)-Universidade de Brasília, Brasília, 2009. | en |
dc.identifier.uri | http://repositorio.unb.br/handle/10482/4364 | - |
dc.description | Dissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2009. | en |
dc.description.abstract | Este trabalho propõe uma metodologia de descrição de células VLSI analógicas e de sinal misto como blocos de propriedade intelectual (IP). A metodologia foi aplicada em blocos de circuitaria analógica e de sinal misto um conversor tensão-corrente e um conversor analógicodigital, previamente projetados em tecnologia CMOS como estudos de caso. Foram realizadas adaptações aos blocos para se adequarem ao contexto de IPs analógicos e construídos modelos de alto-nível dos circuitos, permitindo avaliar sua funcionalidade sem o conhecimento da topologia interna. Os resultados obtidos dos estudos de caso, principalmente simulações de modelos de alto nível de abstração do circuito, foram analisados para avaliar a metodologia proposta e propôr trabalhos futuros. _________________________________________________________________________________________ ABSTRACT | en |
dc.description.abstract | This work proposes a methodology for the description of analog and mixed-signal VLSI cells as intellectual property (IP) blocks. The methodology was applied on analog/mixed-signal circuitry blocks - a voltage-to-current converter and an analog-to-digital converter, previously designed in CMOS technology - as study cases. Adaptations were performed in the blocks to make them adequate to an analog IP context, and high-level models of the circuits were built, allowing for assessing their functionality with no knowledge of internal architecture. The achieved results from the study case, especially high abstraction-level simulations, were analysed to evaluate the proposed methodology and to propose future work. | en |
dc.language.iso | Português | en |
dc.rights | Acesso Aberto | en |
dc.title | Metodologia para descrição de células analógicas como IP | en |
dc.title.alternative | Methodology for the description of analog cells as IP | en |
dc.type | Dissertação | en |
dc.subject.keyword | Circuitos integrados | en |
dc.subject.keyword | VHDL (Linguagem descritiva de hardware) | en |
dc.location.country | BRA | en |
dc.description.unidade | Faculdade de Tecnologia (FT) | pt_BR |
dc.description.unidade | Departamento de Engenharia Elétrica (FT ENE) | pt_BR |
dc.description.ppg | Programa de Pós-Graduação em Engenharia Elétrica | pt_BR |
Aparece nas coleções: | Teses, dissertações e produtos pós-doutorado
|