Skip navigation
Use este identificador para citar ou linkar para este item: http://repositorio.unb.br/handle/10482/7194
Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
2008_GilmaSilvaBeserra.pdf5,55 MBAdobe PDFVisualizar/Abrir
Registro completo de metadados
Campo DCValorIdioma
dc.contributor.advisorRocha, Adson Ferreira da-
dc.contributor.authorBeserra, Gilmar Silva-
dc.date.accessioned2011-03-24T14:41:35Z-
dc.date.available2011-03-24T14:41:35Z-
dc.date.issued2011-03-24-
dc.date.submitted2004-08-
dc.identifier.citationBESERRA, Gilmar Silva. Projeto de estruturas de armazenamento digital em um SoC para controle de irrigação. Dissertação (Mestrado em Engenharia Elétrica)-Universidade de Brasília, Brasília, 2004.en
dc.identifier.urihttp://repositorio.unb.br/handle/10482/7194-
dc.descriptionDissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2008.en
dc.description.abstractNeste trabalho foram projetados e implementados uma memória ROM de 256 bits, uma memória RAM de 128 bits e um banco com 16 registradores de 16 bits, em tecnologia CMOS 0.35 m, como veículos de validação preliminar de uma arquitetura contendo 2kB de ROM e 8 kB de RAM. Tais estruturas integram um Sistema em Chip (SoC) para comunicação sem fio em um sistema de controle de irrigação. Foram desenvolvidos os projetos arquitetural, elétrico e físico das unidades anteriormente citadas utilizando técnicas de projeto orientado à testabilidade. Esses módulos foram projetados e simulados utilizando ferramentas do CADENCE e atenderam às especificações previamente definidas. Após validadas, as estruturas foram enviadas para fabricação. _________________________________________________________________________________ ABSTRACTen
dc.description.abstractA 256-bit ROM, a 128-bit RAM, and a bank of sixteen 16-bit registers were implemented in a 0.35 m CMOS technology. The ROM and RAM memory capacity will be expanded to 2kBytes and 8 kBytes in order to integrate a System on Chip (SoC) for irrigation control on crops. An architecture that integrates and expands the memory according to a 16-bit RISC microprocessor datapath was also proposed. Design for Testability (DFT) techniques were also used. After simulation and validation with the CADENCE framework, the circuits were sent to fabrication.en
dc.language.isoPortuguêsen
dc.rightsAcesso Abertoen
dc.titleProjeto de estruturas de armazenamento digital em um SoC para controle de irrigaçãoen
dc.typeDissertaçãoen
dc.subject.keywordCircuitos eletrônicosen
dc.subject.keywordSistemas de comunicação sem fioen
dc.description.unidadeFaculdade de Tecnologia (FT)pt_BR
dc.description.unidadeDepartamento de Engenharia Elétrica (FT ENE)pt_BR
dc.description.ppgPrograma de Pós-Graduação em Engenharia Elétricapt_BR
Aparece nas coleções:Teses, dissertações e produtos pós-doutorado

Mostrar registro simples do item Visualizar estatísticas



Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.