Campo DC | Valor | Idioma |
dc.contributor.advisor | Nascimento, Anderson Clayton Alves | - |
dc.contributor.author | Carvalho, Marcel Augustus Barbosa | - |
dc.date.accessioned | 2013-01-31T13:47:09Z | - |
dc.date.available | 2013-01-31T13:47:09Z | - |
dc.date.issued | 2013-01-31 | - |
dc.date.submitted | 2012-09-17 | - |
dc.identifier.citation | CARVALHO, Marcel Augustus Barbosa. Implementação do AES na Plataforma CUDA. 2012. xvii, 145 f. Dissertação (Mestrado em Engenharia Elétrica)—Universidade de Brasília, Brasília, 2012. | en |
dc.identifier.uri | http://repositorio.unb.br/handle/10482/11999 | - |
dc.description | Dissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, 2012. | en |
dc.description.abstract | Compute Unified Device Architecture (CUDA) é uma plataforma de computação paralela de propósito geral que tira proveito das unidades de processamento gráfico (GPU) NVIDIA para resolver problemas computacionais que possam ser paralelizáveis. No campo da criptografia já foram realizados esforços no uso de GPUs com algoritmos criptográficos simétricos e assimétricos e mais recentemente com as funções de hash. Este trabalho realiza uma revisão das implementações anteriores do AES sobre GPUs e implementa o algoritmo AES para cifração e decifração com chaves de 128, 192 e 256 bits no modo ECB com padding, com variações no uso dos recursos disponíveis nas GPUs CUDA. Como resultado nal chegou-se a implementação em CUDA cuja con guração de recursos levou a ganhos no tempo total de cifração/decifração de até 32,7 vezes comparados à versão em CPU usada como referência. _______________________________________________________________________________________ ABSTRACT | en |
dc.description.abstract | Compute Unified Device Architecture (CUDA) is a platform for general purpose parallel computing that takes advantage of NVIDIA Graphic Processing Units (GPU) to solve arallelizable
computational problems. In the eld of the cryptography e orts have been made in the use of GPUs with asymmetric and symmetric cryptographic algorithms more recently with hash functions. This paper conducts
a review of previous implementations of AES on GPU and implements the AES algorithm for
encryption and decryption with keys of 128, 192 and 256 bits in ECB mode with padding, with variations in the use of available resources in CUDA GPUs. As a nal result, a CUDA implementation was obtained with a resource con guration providing
gains in total time of encryption / decryption of up to 32,7 times compared to the used CPU version. | en |
dc.language.iso | Português | en |
dc.rights | Acesso Aberto | en |
dc.title | Implementação do AES na Plataforma CUDA | en |
dc.title.alternative | Implementation of AES on the CUDA plataform | en |
dc.type | Dissertação | en |
dc.subject.keyword | Criptografia | en |
dc.subject.keyword | Processamento paralelo (Computação) | en |
dc.subject.keyword | Computação gráfica | en |
dc.description.unidade | Faculdade de Tecnologia (FT) | pt_BR |
dc.description.unidade | Departamento de Engenharia Elétrica (FT ENE) | pt_BR |
dc.description.ppg | Programa de Pós-Graduação em Engenharia Elétrica | pt_BR |
Aparece nas coleções: | Teses, dissertações e produtos pós-doutorado
|